原子力機構 麻健太郎、坂佐井馨 中村龍也、曽山和彦 日本アドバンストテクノロジー 山岸秀志 toh.kentaro@jaea.go.jp

#### 1. BL17中性子検出器概略

- 2. 信号処理回路評価 テスト信号 中性子
- 3. シミュレーション
- 4. まとめ

### MLF



### **MLF BL17 detector**

### **BL17 neutron detectors**

- Gas-based detector
  - 0D Counter
  - 2D multiwire type
- Scintillation-based 2D detector
  - Wavelength shifting fiber
  - Position-sensitive PMT





### **MLF BL17 detector**



#### 個別読み出し

個々の信号線で増幅・波形整形・波高弁 別を行う

- → 多チャンネル微少信号の高速処理
- ASIC, FPGAによる信号処理

ASIC: application specific integrated circuits FPGA: field programmable gate array

#### <u>光信号伝送</u>

シリカコア光ファイバ用いた信号伝送

→ 検出器ヘッド部の絶縁 広帯域の長距離信号伝送

【Pressure vessel】 耐ガス圧: 8気圧 【ASD board】 増幅・波形整形・波高弁別によりアナログ信号 をデジタル信号に変換 ASD: amplifier-shaper-discriminator

### **MLF BL17 detector**



<u>Pressure vessel</u> Withstanding up to 8 atm

Amp.-Shaper-Discri. ASIC 64 ch / 1 chip

<u>E/O-O/E devices</u> Clock for FPGA: 100 MHz Fused silica core optical fiber





- 1. BL17中性子検出器概略
- 2. 信号処理回路評価 テスト信号 中性子
- 3. シミュレーション
- 4. まとめ







Detector system

**Pressure vessel** 



- 1. BL17中性子検出器概略
- 2. 信号処理回路評価 テスト信号 中性子
- 3. シミュレーション
- 4. まとめ

### **Simulation for BL17 detector**

検出器の動作を模擬するシミュレーションプログラムを製作

● 任意のガス条件で検出器の二次元応答分布を計算



### **Simulation for BL17 detector**

検出器の動作を模擬するシミュレーションプログラムを製作



#### ガス条件により検出器性能は大きく変化 開発したプログラムにより、検出器構造、ガス条件を導出

## **Summary**

- マルチワイヤ素子を用いた個別読み出し型ガス二次元中性子 検出器システムを製作中、今年度末にBL17に納入予定
- 信号処理システムの正常動作を確認
- シミュレーションプログラムによりガス条件を決定

